日本欧美一区-日本欧美一区二区三区片-日本强好片久久久久久AAA-日本-区一区二区三区A片-日本人伦一区二区三区-日本人妻A片成人免费看

電子開(kāi)發(fā)網(wǎng)

電子開(kāi)發(fā)網(wǎng)電子設(shè)計(jì) | 電子開(kāi)發(fā)網(wǎng)Rss 2.0 會(huì)員中心 會(huì)員注冊(cè)
搜索: 您現(xiàn)在的位置: 電子開(kāi)發(fā)網(wǎng) >> 基礎(chǔ)入門(mén) >> 數(shù)字電子電路
  • 2018/10/22真值表,真值表是什么意思
  • 真值表,真值表是什么意思。把變量的各種可能取值與想對(duì)應(yīng)的函數(shù)值,用表格的形式一一列舉出來(lái),這種表格就叫做真值表。設(shè)一個(gè)變量均有0、1兩[閱讀全文]
  • 來(lái)源:本站原創(chuàng)作者:佚名點(diǎn)擊數(shù):2051
  • 2018/10/22數(shù)字邏輯電路詳解
  • 如何看懂電路圖(六):數(shù)字邏輯電路詳解-  數(shù)字電子電路中的后起之秀是數(shù)字邏輯電路。把它叫做數(shù)字電路是因?yàn)殡娐分袀鬟f的雖然也是脈沖,但這些脈沖是用來(lái)表示二進(jìn)制數(shù)碼的,例如用高電平表示“ 1 ”,低電平表示[閱讀全文]
  • 來(lái)源:本站原創(chuàng)作者:佚名點(diǎn)擊數(shù):1346
  • 2018/10/22怎么理解邏輯真值表_真值表如何推出邏輯表達(dá)式
  • 電子發(fā)燒友為您提供的怎么理解邏輯真值表_真值表如何推出邏輯表達(dá)式,表征邏輯事件輸入和輸出之間全部可能狀態(tài)的表格。列出命題公式真假值的表。通常以1表示真,0 表示假。命題公式的取值由組成命題公式的命題變?cè)娜≈岛兔}聯(lián)結(jié)詞決定,命題聯(lián)結(jié)詞的真值表給出了真假值的算法。[閱讀全文]
  • 來(lái)源:本站原創(chuàng)作者:佚名點(diǎn)擊數(shù):2213
  • 2018/10/22卡諾圖與真值表_邏輯真值表怎么列出的_真值表是怎么畫(huà)出來(lái)的
  • 本文主要介紹了邏輯真值表怎么列出的_真值表是怎么畫(huà)出來(lái)的。一個(gè)邏輯函數(shù)的卡諾圖就是將此函數(shù)的最小項(xiàng)表達(dá)式中的各最小項(xiàng)相應(yīng)地填入一個(gè)特定的方格圖內(nèi),此方格圖稱(chēng)為卡諾圖。由A、B、C三個(gè)邏輯變量構(gòu)成的許多乘積項(xiàng)中有八個(gè)被稱(chēng)為A、B、C的最小項(xiàng)的乘積項(xiàng),它們的特點(diǎn)是:1.每項(xiàng)都只有三個(gè)因子,2.每個(gè)變量都是它的一個(gè)因子,3.每一變量或以原變量(A、B、C)的形式出現(xiàn),或以反(非)變量(A、B、C)的形式出現(xiàn),各出現(xiàn)一次。[閱讀全文]
  • 來(lái)源:本站原創(chuàng)作者:佚名點(diǎn)擊數(shù):1986
  • 2018/10/21邏輯函數(shù)化簡(jiǎn)
  • 一、邏輯函數(shù)化簡(jiǎn)的意義 邏輯函數(shù)的化簡(jiǎn)就是使一個(gè)最初的邏輯函數(shù)經(jīng)過(guò)化簡(jiǎn)后得到式中的“與”項(xiàng),“或”項(xiàng)項(xiàng)數(shù)最少,而每項(xiàng)中的變量數(shù)也最少。從而使組成的邏輯電路最簡(jiǎn)(邏輯門(mén)數(shù)和每門(mén)的輸入端數(shù)最少)。 二、邏輯函 ...[閱讀全文]
  • 來(lái)源:本站原創(chuàng)作者:佚名點(diǎn)擊數(shù):1666
  • 2018/10/21邏輯函數(shù)卡諾圖的引出
  • 一個(gè)邏輯函數(shù)的卡諾圖就是將此函數(shù)的最小項(xiàng)表達(dá)式中的各最小項(xiàng)相應(yīng)地填入一個(gè)特定的方格圖內(nèi) ,此方格圖稱(chēng)為卡諾圖。因此,卡諾圖是邏輯函數(shù)的一種圖形表示。卡諾圖是美國(guó)工程師Karnaugh在20世紀(jì)50年代提出的。下面從 ...[閱讀全文]
  • 來(lái)源:本站原創(chuàng)作者:佚名點(diǎn)擊數(shù):1071
  • 2018/10/21邏輯函數(shù)的標(biāo)準(zhǔn)與或式和最簡(jiǎn)式
  • 在數(shù)字電路中,用集成電路實(shí)現(xiàn)邏輯函數(shù)時(shí),有些情況下用的時(shí)標(biāo)準(zhǔn)與或式,但一般情況下式函數(shù)的最簡(jiǎn)表達(dá)式,或某種簡(jiǎn)化形式。 一.標(biāo)準(zhǔn)與或表達(dá)式 在邏輯表達(dá)式中,每一個(gè)乘積項(xiàng)都具有標(biāo)準(zhǔn)形式,人們常稱(chēng)這種乘積項(xiàng)為 ...[閱讀全文]
  • 來(lái)源:本站原創(chuàng)作者:佚名點(diǎn)擊數(shù):12365
  • 2018/10/21用或非門(mén)實(shí)現(xiàn)邏輯函數(shù)
  • 第一步 求出函數(shù)的最簡(jiǎn) “ 或 — 與 ” 表達(dá)式 第二步 將其變換成 “ 或非 — 或非 ” 表達(dá)式 第三步 畫(huà)出函數(shù)表達(dá)式對(duì)應(yīng)的邏輯電路圖 例:用 “ 或非 ” 門(mén)實(shí)現(xiàn)邏輯電路。 F(A,B,C,D)=CD+ACD+ABD+ACD ...[閱讀全文]
  • 來(lái)源:本站原創(chuàng)作者:佚名點(diǎn)擊數(shù):2080
  • 2018/10/21“非”邏輯關(guān)系和非門(mén)
  • 1.“非”邏輯關(guān)系分析 “非”邏輯:決定事件發(fā)生的條件只有一個(gè),條件不具備時(shí)事件發(fā)生(成立),條件具備時(shí)事件不發(fā)生。 2.電路分析: 當(dāng)開(kāi)關(guān)A閉合時(shí),Y燈滅,當(dāng)開(kāi)關(guān)Y開(kāi)啟時(shí),Y燈亮。 A Y 0 1 1 0 3. 真值表分析: ...[閱讀全文]
  • 來(lái)源:本站原創(chuàng)作者:佚名點(diǎn)擊數(shù):1009
  • 2018/10/21用異或非門(mén)實(shí)現(xiàn)邏輯函數(shù)
  • 第一步 求出函數(shù)的最簡(jiǎn) “ 與 — 或 ” 表達(dá)式 第二步 將其變換成 “ 與 — 或 — 非 ” 表達(dá)式 第三步 畫(huà)出函數(shù)表達(dá)式對(duì)應(yīng)的邏輯電路圖 例:用 “ 與或非 ” 門(mén)實(shí)現(xiàn)邏輯電路。 解: 第一步 : ...[閱讀全文]
  • 來(lái)源:本站原創(chuàng)作者:佚名點(diǎn)擊數(shù):1081
  • 2018/10/21無(wú)關(guān)項(xiàng)在化簡(jiǎn)邏輯函數(shù)中的應(yīng)用
  • 化簡(jiǎn)具有無(wú)關(guān)項(xiàng)的邏輯函數(shù)時(shí),如果能合理利用這些無(wú)關(guān)項(xiàng),一般都可得到更加簡(jiǎn)單的化簡(jiǎn)結(jié)果。 為達(dá)到此目的,加入的無(wú)關(guān)項(xiàng)應(yīng)與函數(shù)式中盡可能多的最小項(xiàng)(包含原有的最小項(xiàng)和已寫(xiě)入的無(wú)關(guān)項(xiàng))具有邏輯相鄰性。合并最小項(xiàng)時(shí),究竟把卡 ...[閱讀全文]
  • 來(lái)源:本站原創(chuàng)作者:佚名點(diǎn)擊數(shù):1781
  • 2018/10/21卡諾圖化簡(jiǎn)邏輯函數(shù)
  • 利用卡諾圖化簡(jiǎn)邏輯函數(shù)的方法稱(chēng)為卡諾圖化簡(jiǎn)法或圖形化簡(jiǎn)法。化簡(jiǎn)時(shí)依據(jù)的基本原理就是具有相鄰性的最小項(xiàng)可以合并,并消去不同的因子。由于在卡諾圖上幾何位置相鄰與邏輯上的相鄰性是一致的,因而從卡諾圖上能直觀地找出那些具有相 ...[閱讀全文]
  • 來(lái)源:本站原創(chuàng)作者:佚名點(diǎn)擊數(shù):1276
  • 2018/10/21用與非門(mén)實(shí)現(xiàn)邏輯函數(shù)
  • 函數(shù)的表現(xiàn)形式和實(shí)際的邏輯電路之間有著對(duì)應(yīng)的關(guān)系,而實(shí)際邏輯電路大量使用 “ 與非 ” 門(mén)、 “ 或非 ” 門(mén)、 “ 與或非 ” 門(mén)等。 第一步 求出函數(shù)的最簡(jiǎn) “ 與 — 或 ” 表達(dá)式。 第二步 將其變換成 “ 與非 — ...[閱讀全文]
  • 來(lái)源:本站原創(chuàng)作者:佚名點(diǎn)擊數(shù):2840
  • 2018/10/21邏輯函數(shù)的最大項(xiàng)表達(dá)式
  • 在n變量邏輯函數(shù)中,若M為n個(gè)變量的和,而且這n個(gè)變量均以原變量或反變量的形式,在M中出現(xiàn)一次,則稱(chēng)M為該組變量的最大項(xiàng)。性質(zhì): ① 在輸入變量的任何取值下,必有一個(gè),而且只有一個(gè)最大項(xiàng)的值是0。 ② 任意兩個(gè)最大項(xiàng)之和為1。 ...[閱讀全文]
  • 來(lái)源:本站原創(chuàng)作者:佚名點(diǎn)擊數(shù):989
  • 2018/10/20邏輯變量及基本邏輯運(yùn)算,邏輯函數(shù)及其運(yùn)算
  • 一、邏輯變量    取值:邏輯0、邏輯1。邏輯0和邏輯1不代表數(shù)值大小,僅表示相互矛盾、相互對(duì)立的兩種邏輯狀態(tài)  二、基本邏輯運(yùn)算:與運(yùn)算 或運(yùn)算 非運(yùn)算  與邏輯 :只有決定某一事件的所有條件全部具備,這一 ...[閱讀全文]
  • 來(lái)源:本站原創(chuàng)作者:佚名點(diǎn)擊數(shù):1875
  • 2018/10/20邏輯函數(shù)的表示方法
  • 邏輯函數(shù)可以分別用邏輯狀態(tài)表、邏輯表達(dá)式及邏輯圖來(lái)表示。下面通過(guò)一個(gè)例子加以說(shuō)明。 設(shè)有一個(gè)三輸入變量的偶數(shù)判別電路,輸入變量用A、B、C表示,輸出變量用F表示。F=1,表示輸入變量中有偶數(shù)個(gè)1;F=0,表示輸 ...[閱讀全文]
  • 來(lái)源:本站原創(chuàng)作者:佚名點(diǎn)擊數(shù):1195
  • 2018/10/20邏輯函數(shù)的圖形化簡(jiǎn)法
  • 一、最小項(xiàng)1.最小項(xiàng)的特點(diǎn)(以三變量A,B,C為例)每項(xiàng)都只有三個(gè)因子(A,B,C);每個(gè)變量都是它的一個(gè)因子;每一變量或以原變量(A,B,C)形式出現(xiàn),或以非變量(A非,B非,C非)形式出現(xiàn);每個(gè)乘積項(xiàng)的組合僅出現(xiàn)一次,且取值為1; ...[閱讀全文]
  • 來(lái)源:本站原創(chuàng)作者:佚名點(diǎn)擊數(shù):1393
214 個(gè)文章  首頁(yè) | 上一頁(yè) | 1 2 3 4 5 6 7 8 9 | 下一頁(yè) | 尾頁(yè)  20個(gè)文章/頁(yè)  轉(zhuǎn)到第頁(yè)
最新文章
關(guān)于我們 - 聯(lián)系我們 - 廣告服務(wù) - 友情鏈接 - 網(wǎng)站地圖 - 版權(quán)聲明 - 在線幫助 - 文章列表
返回頂部
刷新頁(yè)面
下到頁(yè)底
晶體管查詢(xún)