日本欧美一区-日本欧美一区二区三区片-日本强好片久久久久久AAA-日本-区一区二区三区A片-日本人伦一区二区三区-日本人妻A片成人免费看

電子開發網

電子開發網電子設計 | 電子開發網Rss 2.0 會員中心 會員注冊
搜索: 您現在的位置: 電子開發網 >> 基礎入門 >> 儀器儀表工具使用 >> 正文

無源晶振測試電路圖 Passive crystal tester circuit diagram

作者:佚名    文章來源:本站原創    點擊數:    更新時間:2018/6/13


本文介紹一款簡單易作的晶振測試裝置,原理電路如附圖所示。

無源晶振測試電路圖 Passive crystal tester circuit diagram 
圖中,V1及其外圍元件(包括被測晶振)共同組成一個電容三點式振蕩器。當探頭X1、X2兩端接入被測晶振時,電路振蕩。振蕩信號經V2射極跟隨級放大后輸出,經C4耦合、D1、D2倍壓整流后為V3提供偏置電流,V3導通,LED發光。若晶振不良或斷路,電路則不能起振,因而LED不發光。

該裝置結構簡單,所用元件極為普遍,而且只要元件質量良好,裝配無誤,不需調試即可一次成功。探頭可利用兩個插孔代替。也可以選用帶電纜的表筆或測試棒,但引線不宜過長。該測試議可測試頻率為450KHz~49MHz的各種晶振,工作電源推薦采用6V疊層電池。

Tags:晶振測試儀,電路圖,晶振  
責任編輯:admin
請文明參與討論,禁止漫罵攻擊,不要惡意評論、違禁詞語。 昵稱:
1分 2分 3分 4分 5分

還可以輸入 200 個字
[ 查看全部 ] 網友評論
關于我們 - 聯系我們 - 廣告服務 - 友情鏈接 - 網站地圖 - 版權聲明 - 在線幫助 - 文章列表
返回頂部
刷新頁面
下到頁底
晶體管查詢