日本欧美一区-日本欧美一区二区三区片-日本强好片久久久久久AAA-日本-区一区二区三区A片-日本人伦一区二区三区-日本人妻A片成人免费看

電子開發(fā) | 基礎(chǔ)入門 | 電路原理圖 | 姊舰鍥惧疄渚� | PLC鍩虹   銆婂鏋滃枩娆㈡湰绔欙紝璇锋寜 Ctrl+D 鎵嬪姩鏀惰棌锛佹劅璋㈡偍鐨勬敮鎸併€�涓€璧峰涔犱竴璧疯繘姝ワ紝鐢靛瓙寮€鍙戠帇娆㈣繋鎮紒.

電子開發(fā)網(wǎng)

電子開發(fā)網(wǎng)電子設(shè)計(jì) | 電子開發(fā)網(wǎng)Rss 2.0 會(huì)員中心 會(huì)員注冊

鈽呯數璺叕寮忔墜鍐岋紝鏈€鏂扮増銆婄數瀛愮數璺叕寮忚绠楀櫒銆嬶紝鐢佃矾鍏紡鏌ヨ鎵嬪唽 鐢佃矾鍏紡璁$畻鍣ㄣ€愮數瀛愪粠涓氫汉鍛樺繀澶囨墜鍐屻€�
鈽嗗崄澶╁浼氬崟鐗囨満瀹炰緥100 c璇█ chm鏍煎紡銆傝祫鏂欏唴瀹硅缁嗭紝瑕嗙洊渚嬪瓙澶氾紝鍐呭骞裤€愮數瀛愪粠涓氫汉鍛樺繀澶囨墜鍐屻€�
搜索: 您現(xiàn)在的位置: 電子開發(fā)網(wǎng) >> 基礎(chǔ)入門 >> 半導(dǎo)體技術(shù) >> 正文

CMOS和TTL集成門電路多余輸入端處理,三態(tài)門之高阻態(tài)的理解

作者:佚名    文章來源:本站原創(chuàng)    點(diǎn)擊數(shù):2845    更新時(shí)間:2017/4/29

CMOS和TTL集成門電路在實(shí)際使用時(shí)經(jīng)常遇到這樣一個(gè)問題,即輸入端有多余的,如何正確處理這些多余的輸入端才能使電路正常而穩(wěn)定的工作?

一、CMOS門電路

CMOS 門電路一般是由MOS管構(gòu)成,由于MOS管的柵極和其它各極間有絕緣層相隔,在直流狀態(tài)下,柵極無電流,所以靜態(tài)時(shí)柵極不取電流,輸入電平與外接電阻無關(guān)。由于MOS管在電路中是一壓控元件,基于這一特點(diǎn),輸入端信號(hào)易受外界干擾,所以在使用CMOS門電路時(shí)輸入端特別注意不能懸空。在使用時(shí)應(yīng)采用以下方法:

1、與門和與非門電路:由于與門電路的邏輯功能是輸入信號(hào)只要有低電平,輸出信號(hào)就為低電平,只有全部為高電平時(shí),輸出端才為高電平。而與非門電路的邏輯功能是輸入信號(hào)只要有低電平,輸出信號(hào)就是高電平,只有當(dāng)輸入信號(hào)全部為高電平時(shí),輸出信號(hào)才是低電平。所以某輸入端輸入電平為高電平時(shí),對電路的邏輯功能并無影響,即其它使用的輸入端與輸出端之間仍具有與或者與非邏輯功能。這樣對于CMOS與門、與非門電路的多余輸入端就應(yīng)采用高電平,即可通過限流電阻(500Ω)接電源。

2、或門、或非門電路:或門電路的邏輯功能是輸入信號(hào)只要有高電平輸出信號(hào)就為高電平,只有輸入信號(hào)全部為低電平時(shí),輸出信號(hào)才為低電平。而或非門電路的邏輯功能是輸入信號(hào)只要有高電平,輸出信號(hào)就是低電平,只有當(dāng)輸入信號(hào)全部是低電平時(shí)輸出信號(hào)才是高電平。這樣當(dāng)或門或者或非門電路某輸入端的輸入信號(hào)為低電平時(shí)并不影響門電路的邏輯功能。所以或門和或非門電路多余輸入端的處理方法應(yīng)是將多余輸入端接低電平,即通過限流電阻(500Ω)接地。

二、TTL門電路

TTL門電路一般由晶體三極管電路構(gòu)成。根據(jù)TTL電路的輸入伏安特性可知,當(dāng)輸入電壓小于闡值電壓UTH,即輸入低電平時(shí)輸入電流比較大,一般在幾百微安左右。當(dāng)輸入電壓大于閾值電壓UTH時(shí),輸入高電平時(shí)輸入電流比較小,一般在幾十微安左右。由于輸入電流的存在,如果TT L門電路輸入端串接有電阻,則會(huì)影響輸入電壓。其輸入阻抗特性為:當(dāng)輸入電阻較低時(shí),輸入電壓很小,隨外接電阻的增加,輸入電平增大,當(dāng)輸入電阻大于IKΩ時(shí),輸入電平就變?yōu)殚撝惦妷篣TH即為高電平,這樣即使輸入端不接高電平,輸入電壓也為高電平,影響了低電平的輸入。所以對于TTL電路多余輸入端的處理,應(yīng)采用以下方法:

1、TTL與門和與非門電路:對于TTL與門電路,只要電路輸入端有低電平輸入,輸出就是低電平。只有輸入端全為高電平時(shí),輸出才為高電平。對于TTL與非門而言,只要電路輸入端有低電平輸入,輸出就為高電平,只有輸入端全部為高電平時(shí),輸出才為低電平。根據(jù)其邏輯功能,當(dāng)某輸入端外接高電平時(shí)對其邏輯功能無影響,根據(jù)這一特點(diǎn)應(yīng)采用以下四種方法:(1)將多余輸入端接高電平,即通過限流電阻與電源相連接;(2)根據(jù)TTL門電路的輸入特性可知,當(dāng)外接電阻為大電阻時(shí),其輸入電壓為高電平,這樣可以把多余的輸入端懸空,此時(shí)輸入端相當(dāng)于外接高電平;(3)通過大電阻(大于1kΩ)到地,這也相當(dāng)于輸入端外接高電平;(4)當(dāng)TTL門電路的工作速度不高,信號(hào)源驅(qū)動(dòng)能力較強(qiáng),多余輸入端也可與使用的輸入端并聯(lián)使用。

2、TTL或門、或非門:對于下TTL或門電路,邏輯功能是只要輸入端有高電平輸出端就為高電平,只有輸入端全部為低電平時(shí),輸出端才為低電平,TTL或非門電路,邏輯功能是只要輸入端有高電平,輸出端就為低電平,只有輸入端全部為低電平時(shí),輸出才為高電平,根據(jù)上述邏輯功能,TTL或門、或非門電路多余輸入端的處理應(yīng)采用以下方法:(1)接低電平;(2)接地;(3)由TTL輸入端的輸入伏安特性可知,當(dāng)輸入端接小于IKΩ的電阻時(shí)輸入端的電壓很小,相當(dāng)于接低電平,所以可以通過接小于IKΩ(500Ω)的電阻到地

三、三態(tài)門之高阻態(tài)的理解

1、高阻態(tài)這是一個(gè)數(shù)字電路里常見的述語,指的是電路的一種輸出狀態(tài),既不是高電平也不是低電平,如果高阻態(tài)再輸入下一級(jí)電路的話,對下級(jí)電路無任何影響,和沒接一樣,如果用萬用表測的話有可能是高電平也有可能是低電平,其電壓值可以浮動(dòng)在高低電平之間的任意數(shù)值上,隨它后面所接的電路而定。

2、高阻態(tài)的實(shí)質(zhì):電路分析時(shí)高阻態(tài)可做開路理解。你可以把它看作輸出(輸入)電阻非常大,極限可以認(rèn)為懸空(也就是說理論上高阻態(tài)不是懸空),它是對地或?qū)﹄娫措娮铇O大的狀態(tài)。而實(shí)際應(yīng)用上與引腳的懸空幾乎是一樣的。當(dāng)門電路的輸出上拉管導(dǎo)通而下拉管截止時(shí),輸出為高電平;反之就是低電平;如上拉管和下拉管都截止時(shí),輸出端就相當(dāng)于浮空(沒有電流流動(dòng)),其電平隨外部電平高低而定,即該門電路放棄對輸出端電路的控制。

3、懸空(浮空,floating):就是邏輯器件的輸入引腳即不接高電平,也不接低電平。由于TTL邏輯器件的內(nèi)部結(jié)構(gòu),當(dāng)它輸入引腳懸空時(shí),相當(dāng)于該引腳接了高電平。一般實(shí)際運(yùn)用時(shí),引腳不建議懸空,易受干擾。對于TTL或非門接地處理,對于TTL與非門可以懸空或接高電平。至于COMS不能懸空,那是因?yàn)镃OMS的柵極和襯底是被二氧化硅隔開,它比較脆弱,只能承受幾百伏的電壓,而靜電能達(dá)到上千伏,COMS懸空時(shí)電壓為VDD/2。

4、由于TTL集成電路的低電平驅(qū)動(dòng)能力比高電平驅(qū)動(dòng)能力大得多,所以常用低電平有效OC門輸出的七段譯碼器來驅(qū)動(dòng)。


Tags:CMOS和TTL集成門電路,三態(tài)門,高阻態(tài),與門和與非門電路  
責(zé)任編輯:admin
  • 上一個(gè)文章:
  • 下一個(gè)文章:
  • 相關(guān)文章列表
    沒有相關(guān)文章
    請文明參與討論,禁止漫罵攻擊,不要惡意評(píng)論、違禁詞語。 昵稱:
    1分 2分 3分 4分 5分

    還可以輸入 200 個(gè)字
    [ 查看全部 ] 網(wǎng)友評(píng)論
        没有任何评论
    最新推薦
    鐢靛瓙寮€鍙戠綉锛氭眹闆嗙患鍚堝悇绫荤數瀛愬埗浣滀笌鐢佃矾鍥剧殑缃戠珯锛宲lc宸ユ帶鎶€鏈�,妯$數鏁扮數鐭ヨ瘑,鍗曠墖鏈篍DA绛夌瓑锛佽崯钀冪數璺浘缃戠珯绮惧崕锛屼负宸ョ▼甯堝垱閫犱环鍊笺€傛杩庡叧娉ㄥ井淇″叕浼楀彿锛氱數瀛愬紑鍙戠綉锛�
    鏈€鏂版枃绔�
    關(guān)于我們 - 聯(lián)系我們 - 廣告服務(wù) - 友情鏈接 - 網(wǎng)站地圖 - 版權(quán)聲明 - 在線幫助 - 文章列表
    返回頂部
    刷新頁面
    下到頁底
    晶體管查詢